Логика жана Flip Flops-SN74LVC74APWR
Продукт атрибуттары
|
Документтер жана медиа
РЕСУРС ТҮРҮ | LINK |
Маалымат баракчалары | SN54LVC74A, SN74LVC74A |
Өзгөчөлөнгөн продукт | Аналогдук чечимдер |
PCN Packaging | Reel 10/июль/2018 |
HTML маалымат жадыбалы | SN54LVC74A, SN74LVC74A |
EDA моделдери | SnapEDA тарабынан SN74LVC74APWR |
Экологиялык жана экспорттук классификациялар
ATTRIBUTE | СҮРӨТТӨМ |
RoHS абалы | ROHS3 ылайыктуу |
Нымдуулукка сезгичтик деңгээли (MSL) | 1 (Чексиз) |
REACH статусу | Таасирсиз REACH |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Flip-Flop жана Latch
Flip-FlopжанаЛачмаалымат сактоо үчүн колдонула турган эки туруктуу абалы менен жалпы санариптик электрондук түзүлүштөр жана бир флип-флоп же латч 1 бит маалыматты сактай алат.
Flip-Flop (Кыскартылган FF), ошондой эле бистабилдүү дарбаза катары белгилүү, ошондой эле бистабилдүү флип-флоп катары белгилүү, эки абалда иштей ала турган санарип логикалык схемасы.Флип-флоптор триггер катары да белгилүү болгон киргизүү импульсун алганга чейин өз абалында калышат.Киргизүүчү импульс кабыл алынганда, флип-флоптун чыгышы эрежелерге ылайык абалды өзгөртөт жана андан кийин башка триггер алынганга чейин ошол абалда калат.
Латч импульстун деңгээлине сезгич, тактын импульсунун деңгээлине жараша абалын өзгөртөт, латч – бул деңгээлдеги триггердик сактоо бирдиги, ал эми маалыматты сактоонун иш-аракети киргизүү сигналынын деңгээлдеринин маанисине көз каранды, лат. күйгүзүү абалында, чыгаруу маалымат киргизүү менен өзгөрөт.Латч флип-флоптон айырмаланат, ал маалыматтарды бекитпейт, чыгуудагы сигнал буферден өткөн сигнал сыяктуу кириш сигналы менен өзгөрөт;кулпу сигналы кулпу катары иштегенден кийин, маалыматтар кулпуланып, кириш сигналы иштебейт.Латча тунук бекиткич деп да аталат, бул бекитилбегенде чыгуу киргизүүгө тунук экенин билдирет.
Латч менен флип-флоптун айырмасы
Латч жана флип-флоп - эстутум функциясы бар экилик сактагыч түзүлүштөр, алар ар кандай убакыттык логикалык схемаларды түзүү үчүн негизги түзүлүштөрдүн бири болуп саналат.Айырмачылыгы: латч анын бардык кириш сигналдары менен байланышкан, кирүүчү сигнал өзгөргөндө латч өзгөрөт, тактын терминалы болбойт;flip-flop саат тарабынан башкарылат, саат учурдагы киргизүүнү тандап алуу, чыгарууну түзүү үчүн иштетилгенде гана.Албетте, латч да, флип-флоп да убакыт логикасы болгондуктан, чыгаруу учурдагы киргизүүгө гана эмес, мурунку чыгарууга да тиешелүү.
1. бекиткич синхрондук башкаруу эмес, деңгээл менен иштетилет.DFF сааттын чети жана синхрондуу башкаруу тарабынан иштетилет.
2、латч киргизүү деңгээлине сезгич жана зымдардын кечигүүсүнөн таасир этет, андыктан чыгууда бурч пайда болбошун камсыз кылуу кыйын;DFF бурчтарды чыгаруу ыктымалдыгы азыраак.
3, Эгер сиз кулпу жана DFF куруу үчүн дарбаза схемаларын колдонсоңуз, латч DFFге караганда дарбаза ресурстарын аз сарптайт, бул DFFге караганда кулпу үчүн мыкты орун.Ошондуктан, ASICте латчты колдонуунун интеграциясы DFFге караганда жогору, бирок FPGAда тескерисинче болот, анткени FPGAда стандарттуу бекиткич бирдиги жок, бирок DFF бирдиги бар жана LATCH ишке ашырылышы үчүн бирден ашык LE керек.кулпу деңгээли ишке киргизилет, бул иштетилген соңуна барабар, ал эми активдештирилгенден кийин (иштетүү деңгээлинде) зымга барабар болот, ал өзгөрөт. Чыгуу чыгарууга жараша өзгөрөт.Иштетилбеген абалда оригиналдуу сигналды сактап калуу керек, аны көрүүгө болот жана флип-флоп айырмасы, чындыгында, көп жолу латч ff үчүн алмаштырылбайт.
4, латч өтө татаал статикалык убакыт талдоо болуп калат.
5, азыркы учурда, кулпу Intelдин P4 CPU сыяктуу абдан жогорку схемасында гана колдонулат.FPGA илгич бирдигине ээ, регистр бирдигин латч бирдиги катары конфигурациялоого болот, xilinx v2p колдонмосунда регистр/латч бирдиги катары конфигурацияланат, тиркеме - xilinx жарым тилке структурасынын диаграммасы.Башка моделдер жана FPGA өндүрүүчүлөр текшерүүгө барган жок.--Жеке менин оюмча, xilinx түзмө-түз altera менен дал келет деп ойлойм, бир нече LE үчүн кыйынчылык туудурушу мүмкүн, бирок, xilinx түзмөгүндө эмес, ар бир тилке ушунчалык конфигурацияланышы мүмкүн, alteraнын жалгыз DDR интерфейсинде атайын бекиткич бирдиги бар, жалпысынан гана жогорку ылдамдыктагы схема латч дизайнында колдонулат.altera's LE эч кандай бекиткич түзүмү эмес, жана sp3 жана sp2e текшерип, башка текшерүү үчүн эмес, колдонмо бул конфигурация колдоого алынат деп айтылат.Altera жөнүндө wangdian туюнтмасы туура, altera's ff латчка конфигурацияланбайт, ал латчты ишке ашыруу үчүн издөө таблицасын колдонот.
Дизайндын жалпы эрежеси: көпчүлүк конструкцияларда бекитүүдөн качуу.ал сизге убакытты иштеп чыгууга мүмкүнчүлүк берет жана ал абдан жашыруун, ардагер эмес таба албайт.бекитүү эң чоң коркунуч - буларларды чыпкалоо эмес.Бул схеманын кийинки деңгээли үчүн өтө кооптуу.Ошондуктан, сиз D flip-flop жерин колдоно алсаңыз, бекиткичти колдонбоңуз.