order_bg

буюмдар

Логика жана Flip Flops-SN74LVC74APWR

кыскача сүрөттөмө:

SNx4LVC74A аппараттары эки позитивдүү триггердик D түрүндөгү флип-флопторду бир ыңгайлуу жерге бириктирет
түзмөк.
SN54LVC74A 2,7-V 3,6-V VCC иштеши үчүн, ал эми SN74LVC74A
1.65-V 3.6-V VCC иштеши.Алдын ала коюлган (PRE) же ачык (CLR) киргизүүлөрдөгү төмөнкү деңгээл, башка киргизүүлөрдүн деңгээлине карабастан, жыйынтыктарды коет же баштапкы абалга келтирет.PRE жана CLR жигердүү эмес (жогорку) болгондо, орнотуу убактысынын талаптарына жооп берген маалымат (D) киришиндеги маалыматтар сааттын импульсунун оң четиндеги чыгууларга өткөрүлүп берилет.Саатты триггерлөө чыңалуу деңгээлинде болот жана сааттын импульсунун көтөрүлүү убактысына түздөн-түз байланыштуу эмес.Кармап туруу убакыт аралыгынан кийин, D киришиндеги маалыматтар чыгуулардагы деңгээлдерге таасир этпестен өзгөртүлүшү мүмкүн.Маалыматтарды киргизүү/чыгаруу жана башкаруу киргизүүлөрү ашыкча чыңалууга чыдамдуу.Бул өзгөчөлүк аралаш вольттуу чөйрөдө ылдый которуу үчүн бул түзмөктөрдү колдонууга мүмкүндүк берет.


Продукт чоо-жайы

Продукт тегдери

Продукт атрибуттары

TYPE СҮРӨТТӨМ
Категория Интегралдык схемалар (ICs)

Логика

Flip Flops

Mfr Texas Instruments
Сериялар 74LVC
Пакет Тасма жана ролик (TR)

Кесүү лентасы (КТ)

Digi-Reel®

Продукт абалы Активдүү
Функция Орнотуу (Алдын ала коюлган) жана Калыбына келтирүү
Түр D-Type
Output Type Толуктоочу
Элементтердин саны 2
Элементтеги биттердин саны 1
Сааттын жыштыгы 150 МГц
Макс таралуу кечигүү @ V, Макс CL 5,2 ns @ 3,3V, 50pF
Триггер түрү Positive Edge
Учурдагы - Чыгуу Жогорку, Төмөн 24мА, 24мА
Voltage - Берүү 1.65V ~ 3.6V
Учурдагы - Тынч (Iq) 10 мкА
Киргизүү сыйымдуулугу 5 пФ
Иштөө температурасы -40°C ~ 125°C (TA)
Монтаж түрү Surface Mount
Жабдуучу түзмөк пакети 14-TSSOP
Пакет / Case 14-TSSOP (0,173", 4,40мм туурасы)
Негизги продукт номери 74LVC74


Документтер жана медиа

РЕСУРС ТҮРҮ LINK
Маалымат баракчалары SN54LVC74A, SN74LVC74A
Өзгөчөлөнгөн продукт Аналогдук чечимдер

Логикалык чечимдер

PCN Packaging Reel 10/июль/2018

Катмарлар 19/апр/2018

HTML маалымат жадыбалы SN54LVC74A, SN74LVC74A
EDA моделдери SnapEDA тарабынан SN74LVC74APWR

Ultra Librarian тарабынан SN74LVC74APWR

Экологиялык жана экспорттук классификациялар

ATTRIBUTE СҮРӨТТӨМ
RoHS абалы ROHS3 ылайыктуу
Нымдуулукка сезгичтик деңгээли (MSL) 1 (Чексиз)
REACH статусу Таасирсиз REACH
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop жана Latch

Flip-FlopжанаЛачмаалымат сактоо үчүн колдонула турган эки туруктуу абалы менен жалпы санариптик электрондук түзүлүштөр жана бир флип-флоп же латч 1 бит маалыматты сактай алат.

Flip-Flop (Кыскартылган FF), ошондой эле бистабилдүү дарбаза катары белгилүү, ошондой эле бистабилдүү флип-флоп катары белгилүү, эки абалда иштей ала турган санарип логикалык схемасы.Флип-флоптор триггер катары да белгилүү болгон киргизүү импульсун алганга чейин өз абалында калышат.Киргизүүчү импульс кабыл алынганда, флип-флоптун чыгышы эрежелерге ылайык абалды өзгөртөт жана андан кийин башка триггер алынганга чейин ошол абалда калат.

Латч импульстун деңгээлине сезгич, тактын импульсунун деңгээлине жараша абалын өзгөртөт, латч – бул деңгээлдеги триггердик сактоо бирдиги, ал эми маалыматты сактоонун иш-аракети киргизүү сигналынын деңгээлдеринин маанисине көз каранды, лат. күйгүзүү абалында, чыгаруу маалымат киргизүү менен өзгөрөт.Латч флип-флоптон айырмаланат, ал маалыматтарды бекитпейт, чыгуудагы сигнал буферден өткөн сигнал сыяктуу кириш сигналы менен өзгөрөт;кулпу сигналы кулпу катары иштегенден кийин, маалыматтар кулпуланып, кириш сигналы иштебейт.Латча тунук бекиткич деп да аталат, бул бекитилбегенде чыгуу киргизүүгө тунук экенин билдирет.

Латч менен флип-флоптун айырмасы
Латч жана флип-флоп - эстутум функциясы бар экилик сактагыч түзүлүштөр, алар ар кандай убакыттык логикалык схемаларды түзүү үчүн негизги түзүлүштөрдүн бири болуп саналат.Айырмачылыгы: латч анын бардык кириш сигналдары менен байланышкан, кирүүчү сигнал өзгөргөндө латч өзгөрөт, тактын терминалы болбойт;flip-flop саат тарабынан башкарылат, саат учурдагы киргизүүнү тандап алуу, чыгарууну түзүү үчүн иштетилгенде гана.Албетте, латч да, флип-флоп да убакыт логикасы болгондуктан, чыгаруу учурдагы киргизүүгө гана эмес, мурунку чыгарууга да тиешелүү.

1. бекиткич синхрондук башкаруу эмес, деңгээл менен иштетилет.DFF сааттын чети жана синхрондуу башкаруу тарабынан иштетилет.

2、латч киргизүү деңгээлине сезгич жана зымдардын кечигүүсүнөн таасир этет, андыктан чыгууда бурч пайда болбошун камсыз кылуу кыйын;DFF бурчтарды чыгаруу ыктымалдыгы азыраак.

3, Эгер сиз кулпу жана DFF куруу үчүн дарбаза схемаларын колдонсоңуз, латч DFFге караганда дарбаза ресурстарын аз сарптайт, бул DFFге караганда кулпу үчүн мыкты орун.Ошондуктан, ASICте латчты колдонуунун интеграциясы DFFге караганда жогору, бирок FPGAда тескерисинче болот, анткени FPGAда стандарттуу бекиткич бирдиги жок, бирок DFF бирдиги бар жана LATCH ишке ашырылышы үчүн бирден ашык LE керек.кулпу деңгээли ишке киргизилет, бул иштетилген соңуна барабар, ал эми активдештирилгенден кийин (иштетүү деңгээлинде) зымга барабар болот, ал өзгөрөт. Чыгуу чыгарууга жараша өзгөрөт.Иштетилбеген абалда оригиналдуу сигналды сактап калуу керек, аны көрүүгө болот жана флип-флоп айырмасы, чындыгында, көп жолу латч ff үчүн алмаштырылбайт.

4, латч өтө татаал статикалык убакыт талдоо болуп калат.

5, азыркы учурда, кулпу Intelдин P4 CPU сыяктуу абдан жогорку схемасында гана колдонулат.FPGA илгич бирдигине ээ, регистр бирдигин латч бирдиги катары конфигурациялоого болот, xilinx v2p колдонмосунда регистр/латч бирдиги катары конфигурацияланат, тиркеме - xilinx жарым тилке структурасынын диаграммасы.Башка моделдер жана FPGA өндүрүүчүлөр текшерүүгө барган жок.--Жеке менин оюмча, xilinx түзмө-түз altera менен дал келет деп ойлойм, бир нече LE үчүн кыйынчылык туудурушу мүмкүн, бирок, xilinx түзмөгүндө эмес, ар бир тилке ушунчалык конфигурацияланышы мүмкүн, alteraнын жалгыз DDR интерфейсинде атайын бекиткич бирдиги бар, жалпысынан гана жогорку ылдамдыктагы схема латч дизайнында колдонулат.altera's LE эч кандай бекиткич түзүмү эмес, жана sp3 жана sp2e текшерип, башка текшерүү үчүн эмес, колдонмо бул конфигурация колдоого алынат деп айтылат.Altera жөнүндө wangdian туюнтмасы туура, altera's ff латчка конфигурацияланбайт, ал латчты ишке ашыруу үчүн издөө таблицасын колдонот.

Дизайндын жалпы эрежеси: көпчүлүк конструкцияларда бекитүүдөн качуу.ал сизге убакытты иштеп чыгууга мүмкүнчүлүк берет жана ал абдан жашыруун, ардагер эмес таба албайт.бекитүү эң чоң коркунуч - буларларды чыпкалоо эмес.Бул схеманын кийинки деңгээли үчүн өтө кооптуу.Ошондуктан, сиз D flip-flop жерин колдоно алсаңыз, бекиткичти колдонбоңуз.


  • Мурунку:
  • Кийинки:

  • Бул жерге билдирүүңүздү жазып, бизге жөнөтүңүз